全国4月高等教育自学考试
计算机组成原理试题
课程代码:02318
一、单项选择题(本大题共15小题,每小题2分,共30分)
在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。
1.存储器的基本单位字节的长度是( B )
A.1bitB.8bit
C.16bitD.32bit
2.定点小数是指( B )
A.小数点固定在最低位数的后面 B.小数点固定在最高位数的后面
C.小数点的位置可以随意指定D.没有小数的数
3.-1的8位补码表示是( D )
A.00000001B.10000001
C.10000000D.11111111
4.二进制数01101011对应的十进制数为( B )
A.100B.107
C.117D.127
5.下列采用偶校验的8位奇偶校验编码中正确的是( D )
A.10111010B.11110010
C.01100111D.00000000
6.下列存储器中不是半导体存储器的是( B )
A.静态存储器B.动态存储器
C.U盘D.光盘
7.容量为4KB的存储器的最少地址位数为( B )
A.11B.12
C.13D.14
8.下列指令助记符中表示求补操作的是( D )
A.ADDB.COM
C.ANDD.NEG
9.下列寻址方式中出现在指令“ADD R2, (R1)”中的是( C )
A.隐含寻址B.存储器间接寻址
C.寄存器间接寻址D.直接寻址
10.下列寄存器中用于与存储器之间传送数据的是( A )
A.MDRB.MAR
C.PCD.SP
11.下列说法不正确的是( C )
A.硬连线控制器比微程序控制器设计复杂
B.硬连线控制器不便于实现复杂指令的控制
C.微程序控制器比硬连线控制器速度要快
D.微程序控制器将指令执行所需要的控制信号存放在存储器中
12.UART接口属于( B )
A.同步串行传送总线B.异步串行传送总线
C.同步并行传送总线D.异步并行传送总线
13.一个字长为16位的并行总线包含有几条数据线?( B )
A.8条B.16条
C.32条D.64条
14.硬盘存储器与主存储器直接传输数据应采用( C )
A.中断方式B.程序查询方式
C.DMA方式D.通道方式
15.在多级中断方式下,CPU在处理中断时( B )
A.可响应更低级别的中断请求B.可响应更高级别的中断请求
C.禁止其它的中断请求D.可响应同级别的中断请求
二、名词解释题(本大题共3小题,每小题3分,共9分)
16.寻址方式 (P103)
17.微地址 (P133)
18.总线主设备(P149)
三、简答题(本大题共6小题,每小题5分,共30分)
19.什么是动态存储器的刷新?如何进行刷新?
20.简述采用寄存器间接寻址方式的操作数的读取过程。在汇编语言中如何表示?(P104-105)
21.在微程序执行时,后继微指令的微地址的产生方法有哪些方式?(P136-137)
22.CPU处理单一中断时,响应中断的步骤有哪些?(P168)
23.设一个磁盘的平均寻道时间为5ms,数据传输速率为4MB/s,控制器延迟为1.5ms,磁盘转速为7200转/分钟。该磁盘读一个512字节的扇区的平均时间是多少?(P198)
答:(1)平均平均旋转时间:
0.5/7200转/分钟=4.2ms
(2)数据传输时间:
0.5KB/4MB/s=0.125ms
(3)平均磁盘访问时间=平均寻道时间+平均旋转时间+传输时间+控制器延迟时间
=5ms+4.2ms+0.125ms+1.5ms
=10.825ms
24.什么是串行传输?它有什么特点?(P143)
四、简单应用题(本大题共2小题,每小题9分,共18分)
25.用Booth算法计算5(-3)的4位补码乘法运算,要求写出其运算过程。
答:(P42)
R0=0000、R1=(-3)=(1101)补码 R2=5=(0101)补码
循环
步骤
乘积(R0 R1 p)
0
初始化
0000 1101 0
1
1c: 减0101
1011 1101 0
2:右移一位
1101 1110 1
2
1b: 加0101
0010 1110 1
2:右移一位
0001 0111 0
3
1c: 减0101
1100 0111 0
2:右移一位
1110 0011 1
4
1a: 无操作
1110 0011 1
2:右移一位
1111 0001 1
26.设有单总线结构计算机的CPU数据通路及其与存储器的连接结构如题26图所示,其中,R0~R3为通用寄存器,IR为指令寄存器,PC为程序计数器,Y和Z为临时寄存器,MAR为存储器地址寄存器,MDR为存储器数据缓冲寄存器。
试写出指令ADD R3,R0,Rl的执行流程。指令功能为将寄存器R0与寄存器R1的内容相加,结果送入寄存器R3中。(p122)
(1)送指令地址PC→MAR
(2)计算下一条指令地址
PC+1→PC
(3)读入指令
DBUS→MDR
MDR→IR
(4)送第一个操作数
R0→Y
(5)送第一个操作数并做加法
R1+Y→Z
(6)送结果
Z→R3
五、存储器设计题(本大题共1小题,13分)
27.用2K8位/片的存储芯片构成8KB的存储器,地址线为A15(高)~A0(低)。
(1)需要几片“2K8位/片”的存储芯片?
(2)存储器共需要几位地址?是哪几位?
(3)加至各芯片的地址线是哪几位?
(4)用于产生片选信号的地址线是哪几位(译码法)?
(1)8KB/(2K8位/片)= 4片
(2)存储器8KB=213B,所以需要13位地址,是A0~ A12
(3)芯片2K8位=211B,所以地址线:A0~ A10
(4)用于产生片选信号的地址线是A11~ A12位
═══════════════════════════════════════════════════════════════════════════════
展开阅读全文