实验仪器
Multisim电路仿真逻辑分析仪函数发生器单刀双掷开关74LS73 双J-K触发器 3片 74LS175 四D触发器 1片74LS160 十进制计数器 1片74LS08 二输入端与门 1片 74LS00 二输入端与非门 2片74LS04 二输入端或非门 1片实验目的
掌握组合逻辑电路的功能测试。 验证半加器和全加器的逻辑功能。 学会逻辑分析仪的使用方法。实验原理
计数器是最典型的时序电路之一。它可对脉冲的个数进行计数。计数器的种类繁多,分类方法也有多种,例如,按进位数值来分类,可分为二进制计数器、二十进制器等;按计数器中触发器翻转的次序来分类,可以分为同步计数器和异步计数器;按计数过程中计数器数字的增减来分类,可以分为加法计数器、减法计数器和可逆计数器等。(具体参考数字电子技术理论部分第五章内容)
实验内容
1.验证JK,D触发器的逻辑功能。
JK触发器:当J=K=0时,状态不变;当J=0,K=1时,二次状态为0;当J=1,K=0时,二次状态为1;当J=K=1时,二次状态与当前状态相反。D触发器:当D=1时,q=0;当D=0时,q=1。
改变D、K,观察波形图变化
改变J、K,观察波形图变化
改变J,观察波形图变化
2.七进制同步加法计数器。
① 用JK触发器设计电路,并画出电路图。
② 对此电路进行仿真,获得输出波形图。
3.五进制同步加法计数器。
① 采用74160芯片,采用置数或清零端实现。
② 对此电路进行仿真,获得输出波形图。